#### 電波望遠鏡マルチビーム受信機のための 超伝導モノリシックマイクロ波集積回路の開発

国立天文台・先端技術センター 江崎翔平





2024年6月7日 関東甲信越技術職員懇談会



国立天文台・SISクリーンルーム

#### 〇歴史

- ・1985年 野辺山にクリーンルーム発足
  - •野辺山宇宙電波観測所完成(1982年)
  - ・野辺山45m電波望遠鏡に搭載するデバイス開発
  - ・高性能な超伝導デバイス(SISミキサ)の開発
- 2004年 ALMA望遠鏡日米欧共同建設
- ・2006年 三鷹キャンパス先端技術センターに移設.
  - ALMA Band 4, 8, 10開発
- 2013年 ALMA開所式
- 2013年- ALMA将来開発他
- 2023年- ALMA2プロジェクト
  - ALMA Band 8 upgrade



野辺山45m望遠鏡<sup>[1]</sup>



ALMA望遠鏡<sup>[2]</sup>



SISミキサ

- ・ヘテロダイン受信機で用いられる周波数変換器.
- Josephson接合におけるトンネル電流の強い非線形性を利用





マルチビーム受信機



マッピング観測の効率化



#### 受信機・検出器の多ピクセル化



64-pixel heterodyne imaging spectrometer (SuperCam)<sup>[1]</sup>



10000 pixel bolometer camera (SCUBA-2)<sup>[2]</sup>



#### 国立天文台・マルチビーム受信機



W. Shan, et al., IEEE Trans. Terahertz Sci. Technol. 8 (4), 2018.



作製工程

・ウェハー保護膜(Al<sub>2</sub>O<sub>3</sub>/SiO<sub>2</sub>)成膜







作製工程

- ・ウェハー保護膜(Al<sub>2</sub>O<sub>3</sub>/SiO<sub>2</sub>)成膜
- ・SIS層成膜(ベースパターンのためリフトオフ)





作製工程

- ・ウェハー保護膜(Al<sub>2</sub>O<sub>3</sub>/SiO<sub>2</sub>)成膜
- ・SIS層成膜(ベースパターンのためリフトオフ)
- ・DCカットキャパシタ形成(Al2O3リフトオフ)







作製工程

- ウェハー保護膜(Al<sub>2</sub>O<sub>3</sub>/SiO<sub>2</sub>)成膜
- ・SIS層成膜(ベースパターンのためリフトオフ)
- ・DCカットキャパシタ形成(Al2O3リフトオフ)
- •SiO2成膜





作製工程

- ウェハー保護膜(Al<sub>2</sub>O<sub>3</sub>/SiO<sub>2</sub>)成膜
- ・SIS層成膜(ベースパターンのためリフトオフ)
- ・DCカットキャパシタ形成(Al2O3リフトオフ)
- SiO2成膜
- Junction形成





作製工程

Nb

- ウェハー保護膜(Al<sub>2</sub>O<sub>3</sub>/SiO<sub>2</sub>)成膜
- ・SIS層成膜(ベースパターンのためリフトオフ)
- ・DCカットキャパシタ形成(Al2O3リフトオフ)
- SiO2成膜
- Junction形成
- 陽極酸化(立体交差構造)



AI-AIO<sub>y</sub>/AI

NbO<sub>x</sub>



作製工程

- ウェハー保護膜(Al<sub>2</sub>O<sub>3</sub>/SiO<sub>2</sub>)成膜
- ・SIS層成膜(ベースパターンのためリフトオフ)
- ・DCカットキャパシタ形成(Al2O3リフトオフ)
- SiO2成膜
- Junction形成
- 陽極酸化(立体交差構造)
- 絶縁層成膜







作製工程

- ウェハー保護膜(Al<sub>2</sub>O<sub>3</sub>/SiO<sub>2</sub>)成膜
- ・SIS層成膜(ベースパターンのためリフトオフ)
- ・DCカットキャパシタ形成(Al2O3リフトオフ)
- 絶縁層(SiO2)成膜
- Junction形成
- 陽極酸化(立体交差構造)
- Via-hole形成







作製工程

- ウェハー保護膜(Al<sub>2</sub>O<sub>3</sub>/SiO<sub>2</sub>)成膜
- ・SIS層成膜(ベースパターンのためリフトオフ)
- ・DCカットキャパシタ形成(Al2O3リフトオフ)
- 絶縁層(SiO2)成膜
- Junction形成
- 陽極酸化(立体交差構造)
- Via-hole形成
- ・Nb成膜







作製工程

- ウェハー保護膜(Al<sub>2</sub>O<sub>3</sub>/SiO<sub>2</sub>)成膜
- ・SIS層成膜(ベースパターンのためリフトオフ)
- ・DCカットキャパシタ形成(Al2O3リフトオフ)
- 絶縁層(SiO2)成膜
- Junction形成
- 陽極酸化(立体交差構造)
- Via-hole形成
- ・Nb成膜
- 配線等形成







作製工程

- 薄膜成膜
- ・エッチング
- ・リフトオフ



作製工程

• 薄膜成膜

・エッチング

・リフトオフ







- 薄膜成膜
- ・エッチング
- ・リフトオフ







- 薄膜成膜
- ・エッチング
- ・リフトオフ





作製工程

- ウェハー保護膜(Al<sub>2</sub>O<sub>3</sub>/SiO<sub>2</sub>)成膜
- ・SIS層成膜(ベースパターンのためリフトオフ)
- ・DCカットキャパシタ形成(Al2O3リフトオフ)
- 絶縁層(SiO2)成膜
- Junction形成
- 陽極酸化(立体交差構造)
- Via-hole形成
- ・Nb成膜
- 配線等形成



















シリコン深掘りエッチング

- ・シリコンエッチングと壁面保護を繰り返して、垂直に近い形状でシリコンを数十~数百ミクロンの深さの穴を掘る.
  - ・薄膜エッチング:百ナノメートル台の厚さを削る.
- ・MMICではほとんどシリコン基板を掘りぬく(400ミクロン).





作製工程

- ・メンブレン構造
  - Deep silicon etching process
    - <Etch> SF<sub>6</sub>:500 sccm, 8.0 Pa, Coil:2200 W, Bias:140 W, 2.0 s
    - <Etch> SF<sub>6</sub>:500 sccm, 22.0 Pa, Coil:2200 W, Bias:20 W, 7.0 s 1 cycle
    - <Pass.> C<sub>4</sub>F<sub>8</sub>:400 sccm, 10.0 Pa, Coil:2200 W, Bias:0 W, 2.0 s
    - 110 cycles





作製工程

- ・メンブレン構造
  - Deep silicon etching process
    - <Etch> SF<sub>6</sub>:500 sccm, 8.0 Pa, Coil:2200 W, Bias:140 W, 2.0 s
    - <Etch> SF<sub>6</sub>:500 sccm, 22.0 Pa, Coil:2200 W, Bias:20 W, 7.0 s 1 cycle
    - <Pass.> C<sub>4</sub>F<sub>8</sub>:400 sccm, 10.0 Pa, Coil:2200 W, Bias:0 W, 2.0 s
    - 110 cycles





作製工程

- ・メンブレン構造
  - Deep silicon etching process
    - <Etch> SF<sub>6</sub>:500 sccm, 8.0 Pa, Coil:2200 W, Bias:140 W, 2.0 s
    - <Etch> SF<sub>6</sub>:500 sccm, 22.0 Pa, Coil:2200 W, Bias:20 W, 7.0 s 1 cycle
    - <Pass.> C<sub>4</sub>F<sub>8</sub>:400 sccm, 10.0 Pa, Coil:2200 W, Bias:0 W, 2.0 s
    - 110 cycles
  - 熱酸化膜エッチング
    - C<sub>4</sub>F<sub>8</sub>:25 sccm , Ar: 25 sccm, 1.0 Pa, Coil: 1400 W, Bias: 150 W, 4 min

➡ メンブレン平坦化





作製工程

- ・メンブレン構造
  - Deep silicon etching process

























Backside

10 mm

#### Conventional SIS Mixer

# Single pixel prototype IC

•

C Blockage Capacitor

0 um





SIS接合





ノイズパフォーマンス





まとめ

- 国立天文台では電波望遠鏡に搭載するコンパクトなマルチビーム受信機のための集積回路の開発を行っている.
- ・導波管回路の一部をシリコン基板上に取り入れた技術を導入し、シングルピクセルMMICチップを作製した.
- ・作製したMMICにおいて良好なノイズパフォーマンスを得た.